AMD раскрыла первые подробности Zen 6: новая архитектура, 2 нм и упор на векторные вычисления
- AlexT
- 22-дек-2025, 11:00
- 0 комментариев
- 4 просмотров

Компания AMD впервые приоткрыла завесу над архитектурой Zen 6, опубликовав технический документ для разработчиков. Из него следует, что следующая итерация Zen — это не косметическое развитие предыдущих поколений, а фактически новая микроархитектура с иными приоритетами и философией проектирования.
Согласно опубликованной документации, Zen 6 нельзя рассматривать как прямое продолжение Zen 4 или Zen 5. AMD описывает её как широкую архитектуру, ориентированную на пропускную способность, а не на максимальный IPC в узких сценариях.
Ключевые особенности:
восьмислотовый механизм диспетчеризации инструкций;
одновременная многопоточность (SMT), при которой два аппаратных потока конкурируют за общий пул ресурсов;
акцент на эффективное распределение нагрузки между потоками.
Такой подход означает, что в чисто однопоточных задачах при равных частотах Zen 6 может уступать некоторым конкурентам с более широкой фронтальной частью. Зато в многопоточных и насыщенных вычислениями сценариях архитектура обещает заметный рост производительности.
Документ также указывает на появление расширенного набора аппаратных счётчиков:
простаивающих слотов диспетчеризации;
задержек на стороне бэкэнда;
потерь эффективности при выборе потоков SMT.
Наличие таких инструментов говорит о том, что AMD заранее закладывает возможность тонкой оптимизации планирования инструкций и многопоточности — как на уровне компиляторов, так и системного ПО.
Одно из наиболее заметных изменений Zen 6 — серьёзное расширение возможностей в области векторных вычислений с плавающей запятой. Архитектура получает полноценную поддержку AVX-512 без компромиссов.
Поддерживаются:
форматы FP64, FP32, FP16 и BF16;
операции FMA и MAC;
смешанные векторные FP-INT вычисления;
инструкции классов VNNI, а также аппаратное ускорение AES и SHA;
стабильная 512-битная пропускная способность FP-блоков.
Хотя это не гарантирует абсолютного лидерства в AVX-512-нагрузках, Zen 6, по всей видимости, заметно снижает задержки при работе с векторами и уходит от ограничений предыдущих реализаций.
Ранее AMD уже подтверждала, что Zen 6 будет выпускаться по 2-нм техпроцессу TSMC и ляжет в основу процессоров с числом ядер до 256. В первую очередь архитектура предназначена для серверных решений, включая линейку EPYC Venice, ориентированную на центры обработки данных и высокоплотные вычислительные кластеры.
По совокупности признаков Zen 6 выглядит как первая архитектура AMD, спроектированная с прицелом на дата-центры с нуля, а не адаптированная из потребительских решений. Это поднимает логичный вопрос: какие именно возможности Zen 6 в итоге дойдут до настольных процессоров Ryzen и насколько эффективно они будут работать вне серверной среды.
Ответы на это AMD пока не раскрывает, но уже сейчас ясно: Zen 6 станет не просто следующим шагом, а сменой архитектурного курса — с приоритетом на масштабируемость, векторные вычисления и тяжёлые рабочие нагрузки.